allegro匯入網表時候出錯,哪位大神幫忙解決

2021-04-18 10:40:57 字數 2072 閱讀 7828

1樓:匿名使用者

網表是有3個檔案的,你是否全部copy了?

出現這個問題是說明1/3的網表出錯了!或者是原理圖那裡就沒把網表導全!

所以你要檢查的是原理圖匯出網表的這個過程中有沒有出錯!如果有錯誤,修改之。

allegro匯入網表時的錯誤問題。

2樓:匿名使用者

extra pin 說明你的原理圖有50 個腳。 而封裝只有48腳。檢查下原理圖,多餘的引腳刪掉。

allegro匯入網表時的錯誤。 symbol for device not find 5

3樓:

匯入成功後當然是空的,您可以place裡自動或者手動放置元器件

cadence匯入網表時出現錯誤提示如下: 怎麼解決

4樓:匿名使用者

你好,你和我遇到的問題一樣,你這是軟體版本低的問題,我之前也是遇見這問題,庫路徑,環境變數都設定好還是不行。解決方法:1.

打補丁,網上有教程網頁連結。2.安裝高版本軟體。

希望能夠幫助你。希望採納我的答案。

你好,我想問一下,為什麼我在cadence匯入網表時出現這樣的錯誤,請問要如何解決呢?

5樓:懶人魚

從這份錯誤報告來看,有兩個錯誤:

1、有器件沒有對應的pcb封裝,這要檢視你的庫連結是否正確,pcb封裝名是否填對,如果沒有pcb封裝,需要做庫。

你可以用文字編輯器開啟env檔案(路徑在你home環境變數下的pcbenv資料夾下),檢查以下這幾行設定是否正確。

set padpath = d:\lib\pad ;;注:這指的是設定你的焊盤庫路徑

set p**path = d:\lib\p** ;;注:這指的是設定你的p**庫路徑

set devpath = d:\lib\dev ;;注:這指的是設定你的dev庫路徑

2、排除第一個錯誤後,再檢查下你的原理圖,管腳名是否有allegro不識別的非法字元,value有沒有allegro不識別的非法字元,如果是導第一方網表,可檢視log檔案:netlist.log來定位是那個器件導網表有問題。

這是導網表常出現的錯誤,需望能幫到你!

6樓:匿名使用者

我之前也遇見這個問題了,搞了好長時間才解決。如果庫路徑和環境變數都弄好了的話,是你的軟體版本低了。你可以打補丁或者安裝更高的版本,問題就解決了。

打補丁的話,網上有教程。實測有效。

7樓:匿名使用者

首先我想問你,你配置好元件庫了嗎?在allegro裡面setup裡面設定好路徑,然後倒入capture生成的logic。我記得自己寫過一篇部落格,本想連結給你,找不到了,你度娘哈方法很多的。

8樓:青青河邊草

就是庫沒設定好啦,你吧庫的路徑設定好了就可以了

在cadence中匯入網路表時,出現如下錯誤: 10

9樓:波心蕩

今天我的allegro匯入網表也出現了這個問題,鬱悶了好久,剛剛搞定了,解決辦法發表在我的空間

10樓:匿名使用者

檢查一下,有元件的封裝沒有新增至pcb庫中。

11樓:匿名使用者

你好,你這是軟體版本低的問題,我之前也是遇見這問題,庫路徑,環境變數都設定好還是不行。解決方法:1.

打補丁,網上有教程。2.安裝高版本軟體。

希望能夠幫助你。希望採納我的答案。

allegro16.2 匯入網表時出現錯誤,求助

12樓:匿名使用者

有什麼錯誤提示。

一般就那麼幾種情況:1位號重複 2.跟pcb封裝不符 3.pcb路徑沒有你原理圖裡的封裝

ALLEGRO 16 2匯入網表出錯問題

你修改封裝儲存後有沒有重新建立封裝的device檔案 也就是以封裝名命名的.txt檔案 啊,沒有的話當然會找不到,allegro是很嚴謹的,dra txt psm和pad檔案都必須存在匯入時指定的庫路徑下 allegro16.2 匯入網表時出現錯誤,求助 有什麼錯誤提示。一般就那麼幾種情況 1位號重...

cadence匯入網表,放置不了元器件

candence所有pcb封裝是要從焊盤做起的。有可能是你路徑設的不多,就像樓上說的一樣,也可能你拷過來的庫就沒有rx1 35y0 75r0 10這個焊盤。1 cadence自己的網表的話,你需要把.dra psm pad檔案路徑設定正確!2 其他軟體的網表的話,驅動檔案.txt的路徑也需要設定這卻...

protel99再匯入網路表之後為什么元器件都重疊在一起,怎

一個一個拉開,來你拉的源時候左鍵旁邊會出很長bai的選項讓du你選擇拉哪 個,隨便點一zhi個dao,最好要點器件,別點標號什麼的!想不重疊在一起,你可以在原理圖中design update pcb,然後選擇你要更新的pcb裡面,元件會自動排列的很整齊,然後佈局佈線的看自己發揮了 直接在原理圖那裡生...