1樓:我的來睡覺啊
f=a'bc+b'c+ac'+a
=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')
=a'bc+ab'c+a'b'c+abc'+ab'c'+abcabc為資料選擇
抄位。以上襲計算結果轉換過來就是:
baim1,m3,m4,m5,m6,m7。因此所對應的d1,d3,d4,d5,d6,d7都應接1,而du其餘接0,便可滿足zhiy端輸出a'bc+b'c+ac'+a要求的dao。不知我的回答是否能讓您滿意
數位電路問題:如何用8選1資料選擇器74ls151和合適的閘電路實現邏輯函式f=ab+bc+ac?
2樓:陰天有陣雨或雷
數位電路問題:如何用8選1資料選擇器74ls151和合適的閘電路實現邏輯函式f=ab+bc+ac?f=a'bc+b'c+ac'+a
=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')
=a'bc+ab'c+a'b'c+abc'+ab'c'+abc將a,b,c看做是三位地址線回
地址是011,101,001,110,100,111的都答接1,其餘的都接0。
用8選1資料選擇器74ls151實現邏輯函式:f=a『bc+b'c+ac'+a
3樓:匿名使用者
f=a'bc+b'c+ac'+a
=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')
=a'bc+ab'c+a'b'c+abc'+ab'c'+abc將a,b,c看做是三位地址線
地址是011,101,001,110,100,111的都接1,其餘的都接0。
擴充套件資料:
邏輯運算
與運內算(邏輯乘),布林表示式
以三容變數為例,布林表示式為
f=abc
此式說明:當邏輯變數a、b、c同時為1時,邏輯函式輸出f才為1。其他情況下,f均為0。
工程應用中與運算用與閘電路來實現。邏輯圖符和真值表如下所示:
三元變數與運算真值表
輸入 輸出
a b c f
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
推廣到n個邏輯變數情況,與運算的布林代數表示式為:
f=a1a2a3....an
用4選1資料選擇器實現邏輯函式。
4樓:匿名使用者
把函式式抄化成上面
結構的表示式:
y=ab'd+a'bc'd+bc+b'cd' 【如下bai圖,各項為du綠色圈標註的zhi
】=a'b'cd'+a'b(c+d)+ab'(c+d)+abc 【各項為紅dao色圈標註的】
把a接在a0端,b接在a1端,c接到d3端,c,d接一個或門,或門輸出端同時接到d1和d2端,d接一個非門後和c接一個或門,或門輸出到d0端。
這樣,就完成了。大概是這樣的吧!
2、 利用8選1資料選擇器74ls151實現邏輯函式y=ab+ac+bc,列出真值表,畫出邏輯圖
5樓:匿名使用者
用8選1資料選擇器74ls151實現邏輯函式y=ab+ac+bc,這就是三變數三人表決電路,即有3個裁判,如果有兩個裁判同意結果就成立。
真值表如下
邏輯圖即**圖如下,這是**測試通過的,請及時採納。
12 由8選1資料選擇器74LS151實現組合邏輯函式的電路如圖所示,試分析給出其邏輯函式表示式F
x5,x6,x7接的是高電平,其它接地。所以 f ab c abc abc ac ab 由8選1資料選擇器74ls151構成的電路如圖所示,請寫出該電路輸出函式y的邏輯表示式 10 這題表示式挺麻煩的說 以cbad從高位到低位排列最小項為m 1,2,3,6,8,11,13,14 邏輯表示式打不出來,...
38譯碼器,4選1資料選擇器的使能端有什麼用途
顧名思義就是enable的意思,就是讓譯碼器和資料選擇器 能工作 的用途。望採納 初步掌握eda設計方法中的設計輸入 編譯 綜合 和程式設計的基本過程。實驗結果可通過實驗開發系統驗證,在實驗開發系統上選擇高 低電平開關作為輸入,選擇發光二極體顯示輸出電平值。是你要的答案嗎?用雙4選1資料選擇器74h...
怎樣用css的類選擇器選擇子標籤
1 新建html文件,然後在body標籤中新增原題中的元素 2 在head標籤中新增style標籤,然後在style標籤中輸入 abc 這個表示獲取的是外標籤div 3 在 abc 後面輸入一個空格,然後輸入 efd 這時選擇的是外div的子標籤 使用css的 子元素選擇器 與後代選擇器相比,子元素...