1樓:新醬
ttl與非門電抄路多餘輸
入端的處襲理有四種方法 :
1、將多餘輸入端接高電平.即通過限流電阻與電源相連線。
2、根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空.此時.輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平。
4、當ttl閘電路的工作速度不高.訊號源驅動能力較強.多餘輸入端也可與使用的輸入端並聯使用。
非門:非門(英文notgate),又稱反相器,是邏輯電路的基本單元,非門有一個輸入和一個輸出端。非門是基本的邏輯閘,因此在ttl和cmos積體電路中都是可以使用的。
別稱 :
反相器適用領域範圍:
邏輯 外文名:
not gate
應用學科:
物理實質:
邏輯電路的基本單元
在數位電路中ttl與非門的多餘的輸入端應如何處理?有幾種方法? 20
2樓:湯瑞愛
ttl與非門在使用時如果有多餘端子不用一般不應懸空,有以下處理方式:
1.將其經1~3千歐電阻接正電源正端
2.接高電平vh
3.與其他訊號輸入端並接使用
ps:或非及或閘電路的多餘輸入端子應接低電平。與門其輸入端子必須接低電平
3樓:新醬
ttl與非閘電路多餘
輸入端的處理有四種方法 :
1、將多餘輸入端接高電平.即通過限流電阻與電源相連線。
2、根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空.此時.輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平。
4、當ttl閘電路的工作速度不高.訊號源驅動能力較強.多餘輸入端也可與使用的輸入端並聯使用。
非門:非門(英文notgate),又稱反相器,是邏輯電路的基本單元,非門有一個輸入和一個輸出端。非門是基本的邏輯閘,因此在ttl和cmos積體電路中都是可以使用的。
別稱 :
反相器適用領域範圍:
邏輯 外文名:
not gate
應用學科:
物理實質:
邏輯電路的基本單元
4樓:奮鬥小朱
對於ttl電路,與非門多餘的不接,相當於高電平,故對於與非門多餘的可以接高電平或懸空;
對於cmos電路,多餘的門不接,狀態不確定,故只能接高電平!
5樓:匿名使用者
第一、接高電平;第
二、懸空。
6樓:風雷小草
接高電平,如果是或非門,則應接低電平。
ttl與非閘電路多餘輸入端的處理方法
7樓:我的行雲筆記
對於ttl 與非門,只要電路輸入端有低電平輸入,輸出就為高電平,只有輸入端全部為高電平時,輸出才為低電平。根據其邏輯功能.當某輸入端外接高電平時耐其邏輯功能無影響,根據這一特點應採用以下四種方法 :
1、將多餘輸入端接高電平,即通過限流電阻與電源相連線。
2、根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空此時輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平4、當ttl閘電路的工作速度不高,訊號源驅動能力較強多餘輸入端也可與使用的輸入端並聯使用。
8樓:匿名使用者
1、cmos與非閘電路多餘輸入端的處理
與非閘電路的邏輯功能是輸入訊號只要有低電平.輸出訊號就是高電平.
只有當輸入訊號全部為高電平時.輸出訊號才是低電平。所以某輸入端輸入電平為高電平時.對電路的邏輯功能並無影響.即其它使用的輸入端與輸出
端之間仍具有與或者與非邏輯功能。這樣對於cmos與門、與非閘電路的多餘輸入端就應採用高電平,即可通過限流電阻接電源。
2. ttl與非閘電路多餘輸入端的處理
對於ttl 與非門,只要電路輸入端有低電平輸入,輸出就為高電平.只有輸入端全部為高電平時.輸出才為低電平。根據其邏輯功能.當某輸入端外接高電平時耐其邏輯功能無影響.根據這一特點應採用以下四種方法
1、將多餘輸入端接高電平.即通過限流電阻與電源相連線。
2、根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空.此時.輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平。
4、當ttl閘電路的工作速度不高.訊號源驅動能力較強.多餘輸入端也可與使用的輸入端並聯使用。
9樓:七先生是遊戲鬼才
這個處理方法還是非常簡單,你可以找專業的工作人員來給你解決一下。
10樓:陳堅道
與非門邏輯關係的等點:
只有當全部輸入端都處於高電平時,輸出端才呈現低電平;只要有一個輸入端處於低電平,輸出端就輸出高電平。
與非閘電路多餘輸入端必須與其它使用的輸入端並聯或串接限流電阻接+電源。
11樓:匿名使用者
與非門的任意一個輸入端是低電平,則其它的輸入端無論怎樣變化,輸出永遠是高電平,所以,與非門多餘的輸入端必須要接電源正端,否則會阻斷其它輸入端的訊號的。
cmo與ttl與非閘電路多餘輸入端的處理方法,各種輸入方法之間有什麼特點
12樓:手機使用者
1、cmos與非閘電路多餘輸入端的處理
與非閘電路的邏輯功能是輸入訊號只要有低電平.輸出訊號就是高電平.
只有當輸入訊號全部為高電平時.輸出訊號才是低電平。所以某輸入端輸入電平為高電平時.對電路的邏輯功能並無影響.即其它使用的輸入端與輸出
端之間仍具有與或者與非邏輯功能。這樣對於cmos與門、與非閘電路的多餘輸入端就應採用高電平,即可通過限流電阻接電源。
2. ttl與非閘電路多餘輸入端的處理
對於ttl 與非門,只要電路輸入端有低電平輸入,輸出就為高電平.只有輸入端全部為高電平時.輸出才為低電平。根據其邏輯功能.當某輸入端外接高電平時耐其邏輯功能無影響.根據這一特點應採用以下四種方法
1、將多餘輸入端接高電平.即通過限流電阻與電源相連線。
2、根據ttl閘電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空.此時.輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平。
4、當ttl閘電路的工作速度不高.訊號源驅動能力較強.多餘輸入端也可與使用的輸入端並聯使用。
同型號的閘電路,比如TTL閘電路與非門,型號一樣,那
沒標明的復話,可以認為一樣制吧 不過實際上因該是bai有差的。平均du延遲時zhi間tpd反映了邏輯閘的開dao關特性,是閘電路開關速度的引數,它表示閘電路在輸入脈衝波形的作用下,其輸出波形相對於輸入波形延遲了多長的時間.也就是說,tpd越小,整合數位電路的工作速度就會越快 所以他是引數,可變 為什...
由TTL集電極開路與非門 OC門 構成的電路如圖1所示,其輸出函式Y
oc門與普通閘電路的輸出函式是相同的,只是驅動能力大些。y ab與非 與 c 0與非 集電極開路門可以實現 線與 的功能,即其輸出端直接連線可實現邏輯與的功能。ttl整合閘電路中的多發射極電晶體工作原理 ttl與非閘電路 ttl集電極開路門工作原理 多發射極電晶體一bai般用作du為ttl電路中的第...
電路中可以實現 線與功能的有多選 a」與非「門b」三態「輸出門c集電極開路門d漏極開路門
電路中可以實現 線與 功能的有 a與非 門,b 三態 輸出門 以下電路中可以實現 線與 功能的有 以下電路中可以實現 線與 功能的有 b c 集電極開路門和三態輸出門需外接電源和上拉電阻,可以幾個門輸出直接連線在一起構成 線與 邏輯關係。在匯流排傳輸等實際應用中需要多個門的輸出端並聯連線使用,而一般...