1樓:匿名使用者
邏輯函式表示式:
(1) f=a'b+ab'
(2) f=(a'+b')(c'+d')=a'c'+a'd'+b'c'+b'd'
2樓:摩飛翼歷峰
(a或b)與(c或d)等於f的非。用語言描述:a和b為一組,c和d為一組,只有單2組同時出現高電平時f口才會出現低電平
寫出如圖所示邏輯圖的邏輯函式表示式。圖中74ls138是譯碼器。
3樓:匿名使用者
看圖 74ls138使能控制端低電平有效 根據圖中輸入 s1開啟 s2s3無效 則138功能是將地址端(a0、a1、a2)的二進位制編碼在y0至y7對應的輸出端以低電平譯出 譯出後輸出接與非門 圖中3567腳輸出低電平訊號
則f=(y3『y5』y6『y7』)『=c『ba+cb'a+cba『+cba
4樓:清晨在雲端
邏輯電路是一種離散訊號的傳遞和處理,以二進位制為原理、實現數字訊號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的「與門」電路、「或門」電路和「非門」電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和儲存功能;後者也由上述基本邏輯閘電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。
怎麼通過cmos電路圖寫出邏輯表示式,求大神解答
教你一個訣竅,先把上拉pmos和下拉nmos分開看,可以單獨看nmos怎麼搭的,比如,兩個管子串接,就代表這兩個訊號是邏輯關係是與,要是並聯就是或的關係,最後整體再非一下,你試試看呢 想知道這是哪本書裡的 你可以列出卡諾圖,然後寫出表示式 數位電子技術 說明這a f題cmos閘電路輸出端的邏輯狀態,...
電子技術基礎,為什麼兩個邏輯閘函式表示式不一樣,求詳細過程
此題關鍵是 對三態門g1使不能 c 0 時,與門輸入端d狀態的分析。此時,g1輸出端為高阻狀態 等同於開路 d端狀態由該端所接的10k 下拉電阻決定。邏輯電路輸入端接下拉電阻的目的是使該端處於低電平狀態。而該端流出的電流i il 會因電阻的存在導致該端輸入電壓 0,若此電壓大於邏輯閘的高電平最低輸入...
數位電路由真值表如何寫邏輯表示式
把真值表中輸來出等於 1 的表示式相加,源再化簡。真值表 a b y 0 0 0 0 1 1 1 0 1 1 1 0 y a b ab a b 異或門。有時輸出為 0 的表示式少,也可以用反函式表達,再求反,本題是一樣多 y a b ab a b 同或門,即異或非門。y a b 數位電路真值表寫邏輯...